ORCA Series 2 FPGAs
Data Sheet
November 2006
Timing Characteristics (continued)
Table 43A. OR2CxxA and OR2TxxA OR2CxxA/OR2TxxA Global Clock to Output Delay (Pin-to-Pin)โOutput
on Same Side of the Device as the Clock Pin
OR2CxxA Commercial: VDD = 5.0 V ยฑ 5%, 0 ยฐC โค TA โค 70 ยฐC; Industrial: VDD = 5.0 V ยฑ 10%, โ40 ยฐC โค TA โค +85 ยฐC; CL = 50 pF.
OR2TxxA Commercial: VDD = 3.0 V to 3.6 V, 0 ยฐC โค TA โค 70 ยฐC; Industrial: VDD = 3.0 V to 3.6 V, โ40 ยฐC โค TA โค +85 ยฐC; CL =
50 pF.
Description
S (TJ = 85 ยฐC, VDD = min)
Device
Speed
-3
-4
-5
-6
-7
Unit
Min Max Min Max Min Max Min Max Min Max
CLK Input Pin โ OUTPUT Pin OR2C/2T04A โ 10.3 โ 9.8 โ 8.6 โ โ โ โ ns
E (Fast)
OR2C06A โ 10.4 โ 9.9 โ 8.7 โ โ โ โ ns
OR2C/2T08A โ 10.5 โ 10.0 โ 8.8 โ โ โ โ ns
OR2C/2T10A โ 10.6 โ 10.1 โ 8.9 โ โ โ โ ns
IC OR2C12A โ 10.7 โ 10.2 โ 9.0 โ โ โ โ ns
OR2C/2T15A โ 10.8 โ 10.3 โ 9.1 โ 8.3 โ 6.7 ns
D OR2C/2T26A โ 11.0 โ 10.5 โ 9.2 โ 8.4 โ 6.9 ns
OR2C/2T40A โ 11.4 โ 10.8 โ 9.5 โ 8.6 โ 7.0 ns
CLK Input Pin โ OUTPUT Pin OR2C/2T04A โ 12.5 โ 11.7 โ 10.0 โ โ โ โ ns
V E (Slewlim)
OR2C06A โ 12.6 โ 11.8 โ 10.1 โ โ โ โ ns
OR2C/2T08A โ 12.7 โ 11.9 โ 10.2 โ โ โ โ ns
OR2C/2T10A โ 12.8 โ 12.0 โ 10.3 โ โ โ โ ns
E OR2C12A โ 12.9 โ 12.1 โ 10.4 โ โ โ โ ns
U OR2C/2T15A โ 13.0 โ 12.2 โ 10.5 โ 9.5 โ 7.4 ns
OR2C/2T26A โ 13.2 โ 12.3 โ 10.6 โ 9.6 โ 7.5 ns
OR2C/2T40A โ 13.6 โ 12.6 โ 10.9 โ 9.8 โ 7.7 ns
D IN CLK Input Pin โ OUTPUT Pin OR2C/2T04A โ 14.7 โ 13.7 โ 13.1 โ โ โ โ ns
(Sinklim)
OR2C06A โ 14.8 โ 13.8 โ 13.2 โ โ โ โ ns
OR2C/2T08A โ 14.9 โ 13.9 โ 13.3 โ โ โ โ ns
OR2C/2T10A โ 15.0 โ 14.0 โ 13.4 โ โ โ โ ns
T OR2C12A โ 15.1 โ 14.1 โ 13.5 โ โ โ โ ns
T OR2C/2T15A โ 15.2 โ 14.2 โ 13.6 โ 12.1 โ 10.0 ns
OR2C/2T26A โ 15.3 โ 14.3 โ 13.7 โ 12.2 โ 10.7 ns
OR2C/2T40A โ 15.7 โ 14.6 โ 14.0 โ 12.4 โ 10.9 ns
C N Notes:
The pin-to-pin timing information from ispLEVER is more accurate than this table. For earlier versions of ORCA
Foundry, the pin-to-pin timing parameters in this table should be used instead of results reported by ORCA Foundry.
E This clock delay is for a fully routed clock tree that uses the primary clock network. It includes both the input buffer delay, the clock routing to
O the PFU CLK input, the clockโQ of the FF, and the delay through the output buffer. The delay will be reduced if any of the clock branches are
not used. The given timing requires that the input clock pin be located at one of the four center PICs on any side of the device and that the
L direct FFโI/O routing be used.
E C If the clock pin is not located at one of the four center PICs, this delay must be increased by up to the following amounts:
OR2C/2T04A = 1.5%, OR2C06A = 2.0%, OR2C/2T08A = 3.1%, OR2C/2T10A = 3.9%, OR2C12A = 4.9%, OR2C/2T15A = 5.7%,
S DIS OR2C/2T26A = 8.1%, OR2C/2T40A = 12.5%.
152
Lattice Semiconductor