TABLE 4-12: DMA CHANNELS 0-3 REGISTER MAP(1) (CONTINUED)
Bits
31/15 30/14 29/13 28/12 27/11 26/10
25/9
24/8
23/7
22/6
21/5
20/4
19/3
18/2
17/1
16/0
31:16 —
—
—
—
—
—
—
—
—
—
—
—
—
—
—
— 0000
3280 DCH2CPTR
15:0
CHCPTR<15:0>
0000
31:16 —
—
—
—
—
—
—
—
—
—
—
—
—
—
—
— 0000
3290 DCH2DAT
15:0 —
—
—
—
—
—
—
—
CHPDAT<7:0>
0000
31:16 —
—
32A0 DCH3CON
15:0 CHBUSY —
31:16 —
—
32B0 DCH3ECON
15:0
31:16 —
—
32C0 DCH3INT
15:0 —
—
31:16
32D0 DCH3SSA
15:0
31:16
32E0 DCH3DSA
15:0
31:16 —
—
32F0 DCH3SSIZ
15:0
31:16 —
—
3300 DCH3DSIZ
15:0
31:16 —
—
3310 DCH3SPTR
15:0
31:16 —
—
3320 DCH3DPTR
15:0
31:16 —
—
3330 DCH3CSIZ
15:0
31:16 —
—
3340 DCH3CPTR
15:0
31:16 —
—
3350 DCH3DAT
15:0 —
—
—
—
—
—
—
—
—
—
—
—
—
—
CHSIRQ<7:0>
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
— 0000
— CHCHNS CHEN CHAED CHCHN CHAEN
— CHEDET
CHPRI<1:0> 0000
—
—
CHAIRQ<7:0>
00FF
CFORCE CABORT PATEN SIRQEN AIRQEN
—
—
— FF00
—
—
CHSDIE CHSHIE CHDDIE CHDHIE CHBCIE CHCCIE CHTAIE CHERIE 0000
—
—
CHSDIF CHSHIF CHDDIF CHDHIF CHBCIF CHCCIF CHTAIF CHERIF 0000
CHSSA<31:0>
0000
0000
CHDSA<31:0>
0000
0000
—
—
—
—
—
—
—
—
—
— 0000
CHSSIZ<15:0>
0000
—
—
—
—
—
—
—
—
—
— 0000
CHDSIZ<15:0>
0000
—
—
—
—
—
—
—
—
—
— 0000
CHSPTR<15:0>
0000
—
—
—
—
—
—
—
—
—
— 0000
CHDPTR<15:0>
0000
—
—
—
—
—
—
—
—
—
— 0000
CHCSIZ<15:0>
0000
—
—
—
—
—
—
—
—
—
— 0000
CHCPTR<15:0>
0000
—
—
—
—
—
—
—
—
—
— 0000
—
—
CHPDAT<7:0>
0000
Legend:
Note 1:
x = unknown value on Reset; — = unimplemented, read as ‘0’. Reset values are shown in hexadecimal.
All registers in this table have corresponding CLR, SET and INV registers at their virtual addresses, plus offsets of 0x4, 0x8 and 0xC, respectively. See Section 11.2 “CLR, SET and INV Registers” for
more information.