Lattice Semiconductor
Lock-in Timing (Continued)
CDR_8B10B LOCK-IN TIMING
SIN
240 Idle Pattern(960 TRCP)
SYDT
RXD(0:9)
Idle Pattern
ispGDX2 Family Data Sheet
DATA (SERIAL)
DATA (PARALLEL)
SYDT Timing
SYDT TIMING FOR CDRX_10B12B
RECCLK
SYDT
RXD(0:9)
SYNC PATTERN
Data0 Data1 Data2 Data3 Data4
Parallel Data
SYDT TIMING FOR CDRX_8B10B
RECCLK
SYDT
RXD(0:9)
K28.5 D21.4 D21.5 D21.5 K28.5 D21.4 D21.5 D21.5 D0 D1 D2
IDLE PATTERN
IDLE PATTERN
Data
42